### Corruption temporaire par injection laser du firmware stocké en mémoire Flash d'un micro-contrôleur 32 bits

Brice Colombier<sup>1</sup>, Alexandre Menu<sup>2</sup>, Jean-Max Dutertre<sup>2</sup>, Pierre-Alain Moëllic<sup>3</sup>, Jean-Baptiste Rigaud<sup>2</sup> and Jean-Luc Danger<sup>4</sup>

<sup>1</sup>Univ Lyon, UJM-Saint-Etienne, CNRS, Laboratoire Hubert Curien <sup>2</sup>IMT, Mines Saint-Etienne, Centre CMP, Equipe Commune CEA Tech - Mines Saint-Etienne <sup>3</sup>CEA Tech, Centre CMP, Equipe Commune CEA Tech - Mines Saint-Etienne <sup>4</sup>LTCI, Télécom ParisTech , Institut Mines-télécom, Université Paris Saclay

Journée thématique sur les attaques par injection de fautes

# Attaques en faute sur les

micro-contrôleurs 32 bits





Compréhension sur cible 8 bits :

- attaques sur algorithmes cryptographiques,
- corruption de registres et saut d'instruction,
- violation des contraintes temporelles.



Compréhension sur cible 8 bits :

- attaques sur algorithmes cryptographiques,
- o corruption de registres et saut d'instruction,
- violation des contraintes temporelles.

Compréhension sur cible 32 bits :

• Actuellement : majoritairement au niveau de l'algorithme et de l'exécution.



Compréhension sur cible 8 bits :

- attaques sur algorithmes cryptographiques,
- corruption de registres et saut d'instruction,
- violation des contraintes temporelles.

Compréhension sur cible 32 bits :

• Actuellement : majoritairement au niveau de l'algorithme et de l'exécution.

#### Défis spécifiques aux cibles 32 bits

- O Circuits plus gros et plus complexes,
- Micro-architecture : pipeline, pre-fetch...
- Variabilité de la durée d'exécution.

# Dispositif expérimental et travail préparatoire

#### Micro-contrôleur 32 bits:

- **②** 2.5 x 2.5 mm,
- Cœur ARM Cortex-M3,
- Nœud technologique 90 nm,
- 128 kB de mémoire Flash.

Le code source C est compilé en jeu d'instruction Thumb-2.







#### Caractéristiques du banc laser

- Infrarouge (1064 nm) : injection en face arrière,
- >30 ps,
- 0-3 W.
- 3 objectifs :
  - x5 (20 μm),
  - x20 (5 μm),
  - x100 (1 μm).



#### Caractéristiques du banc laser

- Infrarouge (1064 nm) : injection en face arrière,
- >30 ps,
- 0-3 W,
- 3 objectifs :
  - x5 (20 μm),
  - x20 (5 μm),
  - x100 (1 μm).



#### Caractéristiques du banc laser

- ▶ Infrarouge (1064 nm) : injection en face arrière,
- >30 ps,
- 0-3 W,
- 3 objectifs :
  - x5 (20 μm),
  - x20 (5 μm),
  - x100 (1 μm).



#### Travail préparatoire (4-5 mois)

- ✓ Conception d'une carte-cible ChipWhisperer spécifique :
  - Accès en face avant,
  - Accès en face arrière.
- ✔ Préparation : Décapsulation pour accéder à la puce,
- ✓ Mise en place mécanique sur le banc d'injection,
- Recensement des fautes:
  - ✓ position en x,
  - ✓ position en y,
  - ✓ puissance,
  - durée,
  - ✓ délai,



#### Travail préparatoire (4-5 mois)

- ✓ Conception d'une carte-cible ChipWhisperer spécifique :
  - ✓ Accès en face avant,
  - Accès en face arrière.
- ✔ Préparation : Décapsulation pour accéder à la puce,
- ✓ Mise en place mécanique sur le banc d'injection,
- Recensement des fautes:
  - position en x,
  - ✓ position en y,
  - puissance,
  - durée,
  - délai,
  - **✓ type** de faute : saut d'instruction, mise à 0/1, inversion...



Résultats de caractérisation

```
donnee_test:
    .word 0x00000000
   NOP
   NOP
   NOP
   NOP
   NOP
   NOP
   LDR RO, donnee_test 	
   NOP
10
   NOP
11
   NOP
12
   NOP
13
   NOP
14
   NOP
15
    # Lecture de RO
16
```

- Écrire une donnée de test spécifique à une adresse donnée en mémoire Flash.
- Stocker cette donnée dans un registre connu,
- Lire ce registre.

```
donnee_test:
    .word 0x00000000
   NOP
   NOP
   NOP
   NOP
   NOP
   NOP
   LDR RO, donnee_test <
   NOP
10
    NOP
11
    NOP
12
    NOP
13
   NOP
14
   NOP
15
    # Lecture de RO
16
```

- Écrire une donnée de test spécifique à une adresse donnée en mémoire Flash.
- Stocker cette donnée dans un registre connu,
- Lire ce registre.

#### Choix de la donnée de test

- 0x00000000: mise à 1,
- 0xFFFFFFFF: mise à 0,
- 0x5555555

OxAAAAAAA: inversion.





Modèle de faute asymétrique

Mise à 1 monobit de la donnée.

Dépendance aux paramètres

Le bit fauté dépend de la position y.



#### Observation

Augmenter l'énergie permet de fauter plus de bits.

```
# Initialisation des registres
  # RO, R1, R4, R5, R6, R8
з # et R9 à OxFFFFFFFF
   NOP
   NOP
   MOVW RO, 0x0000 ←
   MOVW R1, 0x0000 ←
   MOVW R4, 0x0000 ←
   MOVW R5, 0x0000 ←
   MOVW R6, 0x0000 ←
10
   MOVW R8, 0x0000 ←
11
   MOVW R9, 0x0000 ←
12
   NOP
13
   NOP
14
15 # Lecture des registres
```





#### **Observations**

- Toute instruction peut être fautée,
- **100%** L'occurrence atteint toujours 100%,
- Le délai entre deux temps d'injection optimaux est toujours un multiple de la période d'horloge.
- Le délai entre deux temps d'injection optimaux n'est pas constant.

Proposition d'explication physique

#### Proposition d'explication physique de la dépendance en y 12/22



#### Proposition d'explication physique de la dépendance en y 12/22





#### Déplacement selon l'axe x

- Transistors de la même BL.
- Même bit fauté.

#### Déplacement selon l'axe y

- Transistors de la même WL.
- Bits fautés successifs.



#### Sans tir laser

**o** avec charges : BL à V<sub>dd</sub>

o sans charges : BL à GND

#### Lors d'un tir laser

• avec charges : BL à GND

• sans charges : BL à GND

## Applications

MOVW: stocke une valeur dans la moitié basse d'un registre 32 bits.

| 31|30|29|28|27|26|25|24|23|22|21|20|19|18|17|16|15|14|13|12|11|10|9|8|7|6|5|4|

Instructions de référence :

bits

|     | 1115 | ιιι | ıcı | .10 | 115 | u | e i | CI | 216 | 211 | ce | • |   |   |   |    |    |   |   |    |    |    |   |   |   |   |   |   |   |     |    |   |   |   |
|-----|------|-----|-----|-----|-----|---|-----|----|-----|-----|----|---|---|---|---|----|----|---|---|----|----|----|---|---|---|---|---|---|---|-----|----|---|---|---|
| WV  |      |     | 1   | 1   | 1   | 1 | 0   | i  | 1   | 0   | 0  | 1 | 0 | 0 |   | im | m4 | , | 0 | ir | nm | 13 |   | R | d |   |   |   |   | imı | m8 |   |   |   |
| WW, | RO,  | 0   | 1   | 1   | 1   | 1 | 0   | 0  | 1   | 0   | 0  | 1 | 0 | 0 | 0 | 0  | 0  | 0 | 0 | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 0 |

imm8

## Exemple de corruption d'instruction: MOVW 32 bits

MOVW

MOVW, RO,

MOVW: stocke une valeur dans la moitié basse d'un registre 32 bits.

| bits | 31 30 29 28 27 26 25 24 23 22 21 20 | 0 19 18 | 17 16 1 | 5 14 13 | 12 1 | 1 10 | 9 8 | 7 | 6 | 5 4 | 3 | 2 | 1 | 0 |
|------|-------------------------------------|---------|---------|---------|------|------|-----|---|---|-----|---|---|---|---|
|      | Instructions de référence :         |         |         |         |      |      |     |   |   |     |   |   |   |   |

imm4

31|30|29|28|27|26|25|24|23|22|21|20|19|18|17|16|15|14|13|12|11|10|9|8|7|6|5|4|3|2|1|0|

imm3

Rd





imm8

MOVW: stocke une valeur dans la moitié basse d'un registre 32 bits.

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 bits Instructions de référence :

imm4

imm3

Rd

RO, MOVW,

MOVW

Corruption de donnée :

MOVW, RO, 4

Corruption de registre source/destination:

MOVW: stocke une valeur dans la moitié basse d'un registre 32 bits.

bits | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0

Instructions de référence :

Corruption de donnée :

Corruption de registre source/destination :

Corruption de l'opcode :

 4:

5:

6:

7: 8:

9:

10:

11:

12:

13:

14: 15:

16:

17:

18:

19:

21:

Implémentation en temps constant avec booléens durcis : Pas d'attaque timing simple, TRUE=0x5555, FALSE=0xAAAA.

```
1: trials = 3
 2: ref_PIN[4] = {1, 2, 3, 4}
 3: procedure VerifyPIN(user PIN[4])
        authenticated = FALSE
       diff = FALSE
       dummy = TRUE
       if trials > 0 then
            for i \leftarrow 0 to 3 do
               if user_PIN[i] != ref_PIN[i] then
                   diff = TRUE
               else
                   dummy = FALSE
               end if
           end for
            if diff == TRUE then
               trials = trials - 1
            else
               authenticated = TRUE
            end if
20:
        end if
        return authenticated
22: end procedure
```

4:

5:

6:

7:

8:

9:

10:

11:

12:

13:

14: 15:

16:

17:

18:

19:

20:

21:

Implémentation en temps constant avec booléens durcis : Pas d'attaque timing simple, TRUE=0x5555, FALSE=0xAAAA.

```
1: trials = 3
                                                          if (trials > 0)
 2: ref_PIN[4] = {1, 2, 3, 4}
 3: procedure VerifyPIN(user PIN[4])
                                                          {
       authenticated = FALSE
       diff = FALSE
       dummy = TRUE
       if trials > 0 then
           for i \leftarrow 0 to 3 do
              if user_PIN[i] != ref_PIN[i] then
                  diff = TRUE
              else
                                                          CMP R3. 0
                  dummy = FALSE
              end if
                                                          BLE address
          end for
           if diff == TRUE then
              trials = trials - 1
           else
              authenticated = TRUE
           end if
       end if
       return authenticated
22: end procedure
```

| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

#### Instructions de référence

| CMP générique | 0 | 0 | 1 | 0 | 1 |   | Rd |   | imm8 |   |   |   |   |   |   |   |  |  |
|---------------|---|---|---|---|---|---|----|---|------|---|---|---|---|---|---|---|--|--|
| CMP R3, 0     | 0 | 0 | 1 | 0 | 1 | 0 | 1  | 1 | 0    | 0 | 0 | 0 | 0 | 0 | 0 | 0 |  |  |

| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

| CMP générique | 0 | 0 | 1 | 0 | 1 |   | Rd |   |   |   |   | imı | m8 |   |   |   |
|---------------|---|---|---|---|---|---|----|---|---|---|---|-----|----|---|---|---|
| CMP R3, 0     | 0 | 0 | 1 | 0 | 1 | 0 | 1  | 1 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 0 |

Réaliser une mise à 1 sur le 10<sup>ème</sup> bit de l'instruction : R3 → R7. Par conception, R7 stocke le frame pointer, toujours positif.

# Corruption du registre source



| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

| CMP générique | 0 | 0 | 1 | 0 | 1 |   | Rd |   |   |   |   | imı | m8 |   |   |   |
|---------------|---|---|---|---|---|---|----|---|---|---|---|-----|----|---|---|---|
| CMP R3, 0     | 0 | 0 | 1 | 0 | 1 | 0 | 1  | 1 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 0 |

Réaliser une mise à 1 sur le **10**ème bit de l'instruction : R3 → R7. Par conception, R7 stocke le *frame pointer*, **toujours positif**.

# Corruption du registre source

## Conséquence

trials n'est jamais comparé → nombre illimité d'essais.

```
1: procedure ADDROUNDKEY

2: for i \leftarrow 0 to 3 do

3: for j \leftarrow 0 to 3 do

4: S_{i,j} = S_{i,j} \oplus K_{i,j}^{10}

5: end for

6: end for

7: end procedure
```

```
1: procedure AddRoundKey
         for i \leftarrow 0 to 3 do
             for i \leftarrow 0 to 3 do
                 S_{i,j} = S_{i,j} \oplus K_{i,j}^{10}
 4:
             end for
 5:
        end for
 7: end procedure
for (int i=0; i<4; i++)
   for (int j=0; j<4; j++)
   {
```

```
MOV RO, 0
addr_i:
MOV R1, 0
addr_j:
ADD R1, 1
CMP R1, 3
BLE addr_j
ADD RO, 1
CMP RO, 3
BLE addr_i
```

| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

| ADD générique | 0 | 0 | 1 | 1 | 0 |   | Rd |   |   |   |   | imı | m8 |   |   |   |
|---------------|---|---|---|---|---|---|----|---|---|---|---|-----|----|---|---|---|
| ADD RO, 1     | 0 | 0 | 1 | 1 | 0 | 0 | 0  | 0 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 1 |

| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

| ADD générique | 0 | 0 | 1 | 1 | 0 |   | Rd |   |   |   |   | imı | m8 |   |   |   |
|---------------|---|---|---|---|---|---|----|---|---|---|---|-----|----|---|---|---|
| ADD RO, 1     | 0 | 0 | 1 | 1 | 0 | 0 | 0  | 0 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 1 |

Réaliser une mise à 1 sur le 2ème bit de l'instruction.

Ajouter 5 au lieu de 1 à la variable de boucle.

# Corruption de donnée



| Corruptio | ii ue u | J | CC |   |   |   |   |   |   |   |   |   |   |   | • |   |   |
|-----------|---------|---|----|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| ADD RO,   | 5       | 0 | 0  | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 |

| bits | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|

| ADD générique | 0 | 0 | 1 | 1 | 0 |   | Rd |   |   |   |   | imı | m8 |   |   |   |
|---------------|---|---|---|---|---|---|----|---|---|---|---|-----|----|---|---|---|
| ADD RO, 1     | 0 | 0 | 1 | 1 | 0 | 0 | 0  | 0 | 0 | 0 | 0 | 0   | 0  | 0 | 0 | 1 |

Réaliser une mise à 1 sur le 2ème bit de l'instruction.

Ajouter 5 au lieu de 1 à la variable de boucle.

## Corruption de donnée



| ADD RO, 5 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 |
|-----------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|

## Conséquence

On sort de la boucle for après une exécution seulement.

Octet du chiffré fauté :  $\tilde{C}_{x,y} = C_{x,y} \oplus K^{10}_{x,y}$ 

Faute sur la boucle for **interne**, lors de sa **première** exécution.

| $C_{0,0}$         | C <sub>1,0</sub> | C <sub>2,0</sub> | C <sub>3,0</sub> |
|-------------------|------------------|------------------|------------------|
| $\tilde{C}_{0,1}$ | C <sub>1,1</sub> | C <sub>2,1</sub> | C <sub>3,1</sub> |
| $\tilde{C}_{0,2}$ | C <sub>1,2</sub> | C <sub>2,2</sub> | C <sub>3,2</sub> |
| $\tilde{C}_{0,3}$ | C <sub>1,3</sub> | C <sub>2,3</sub> | C <sub>3,3</sub> |

Octet du chiffré fauté :  $\tilde{C}_{x,y} = C_{x,y} \oplus K^{10}_{x,y}$ 

Faute sur la boucle for **interne**, lors de sa **première** exécution.

Faute sur la boucle for externe.

$$\begin{array}{c|ccccc} C_{0,0} & \tilde{C}_{1,0} & \tilde{C}_{2,0} & \tilde{C}_{3,0} \\ C_{0,1} & \tilde{C}_{1,1} & \tilde{C}_{2,1} & \tilde{C}_{3,1} \\ C_{0,2} & \tilde{C}_{1,2} & \tilde{C}_{2,2} & \tilde{C}_{3,2} \\ C_{0,3} & \tilde{C}_{1,3} & \tilde{C}_{2,3} & \tilde{C}_{3,3} \end{array}$$

Octet du chiffré fauté :  $\tilde{C}_{x,y} = C_{x,y} \oplus K_{x,y}^{10}$ 

| C <sub>0,0</sub>  | C <sub>1,0</sub> | C <sub>2,0</sub> | C <sub>3,0</sub> |
|-------------------|------------------|------------------|------------------|
| $\tilde{C}_{0,1}$ | C <sub>1,1</sub> | C <sub>2,1</sub> | C <sub>3,1</sub> |
| $\tilde{C}_{0,2}$ | C <sub>1,2</sub> | C <sub>2,2</sub> | C <sub>3,2</sub> |
| $\tilde{C}_{0,3}$ | C <sub>1,3</sub> | C <sub>2,3</sub> | C <sub>3,3</sub> |



Octet du chiffré fauté :  $\tilde{C}_{x,y} = C_{x,y} \oplus K_{x,y}^{10}$ 

| $C_{0,0}$         | C <sub>1,0</sub> | C <sub>2,0</sub> | C <sub>3,0</sub> |
|-------------------|------------------|------------------|------------------|
| $\tilde{C}_{0,1}$ | C <sub>1,1</sub> | C <sub>2,1</sub> | C <sub>3,1</sub> |
| $\tilde{C}_{0,2}$ | C <sub>1,2</sub> | C <sub>2,2</sub> | C <sub>3,2</sub> |
| Õ <sub>0,3</sub>  | C <sub>1,3</sub> | C <sub>2,3</sub> | C <sub>3,3</sub> |

$$\begin{array}{c|ccccc} O & K_{1,0}^{10} & K_{2,0}^{10} & K_{3,0}^{10} \\ K_{0,1}^{10} & K_{1,1}^{10} & K_{2,1}^{10} & K_{3,1}^{10} \\ K_{0,2}^{10} & K_{1,2}^{10} & K_{2,2}^{10} & K_{3,2}^{10} \\ K_{0,2}^{10} & K_{1,2}^{10} & K_{2,2}^{10} & K_{3,2}^{10} \end{array}$$

## **Ensuite?**

Recherche exhaustive du premier octet  $K_{0,0}^{10}$ .

# Conclusion







Réaliser une **mise à 1** d'un **bit unique et choisi** de l'instruction.



Réaliser une **mise à 1** d'un **bit unique et choisi** de l'instruction.

**Toujours** prendre la première branche d'un **if**. **Sortir prématurément** d'une boucle *for*.



Réaliser une **mise à 1** d'un **bit unique et choisi** de l'instruction.

**Toujours** prendre la première branche d'un **if**. **Sortir prématurément** d'une boucle *for*.

Nombre **illimité** d'essais pour un VerifyPIN. Fauter le dernier AddRoundKey de l'AES-128.

### Possibilités

- Mise à 1 de la donnée lue en mémoire Flash,
- Réduction de sécurité.

## Limitations

- Bits contigus seulement,
- Ciblant majoritairement le flot de contrôle.

#### Possibilités

- Mise à 1 de la donnée lue en mémoire Flash,
- Réduction de sécurité.

#### Limitations

- Bits contigus seulement,
- Ciblant majoritairement le flot de contrôle.

# Perspectives:

- Essayer sur d'autres codes applicatifs.
- Essayer sur des codes protégés.
- Essayer sur d'autres micro-contrôleurs et mémoires Flash.
- Laser multispot :
  - Plus de **possibilités** de corruption,
  - Désactivation des fonctions de détection/correction d'erreurs.

### Possibilités

- Mise à 1 de la donnée lue en mémoire Flash,
- Réduction de sécurité.

#### Limitations

- Bits contigus seulement,
- Ciblant majoritairement le flot de contrôle.

## Perspectives:

- Essayer sur d'autres codes applicatifs.
- Essayer sur des codes protégés.
- Essayer sur d'autres micro-contrôleurs et mémoires Flash.
- Laser multispot :
  - Plus de **possibilités** de corruption,
  - Désactivation des fonctions de détection/correction d'erreurs.

# — Questions ? —